- 求人No:10317618
- 更新日:2024年04月16日
株式会社シキノハイテック
デジタルLSI/FPGA設計 ~テレワークあり~|【東京】- 年収
- 450万円~650万円
- 勤務地
- 東京都 港区
- 職種
- FPGA(デジタル)
- 残業月30時間以下
- テレワーク/リモートワーク(制度あり)
- デジタル回路
- MBA
募集要項
募集職種 | FPGA(デジタル) |
---|---|
雇用形態 | 正社員 |
仕事内容 | 【職務内容】 IP設計/ASIC設計/FPGA設計などの、デジタル回路設計を担当。同社IP開発、大手有名メーカーとの共同開発、大手メーカーからの受託開発をお任せします。 ■IPライセンスについて■ Soc/ASIC開発で培った画像処理・高速インターフェース等の技術をベースに、静止画CODEC、MIPI規格準拠のIPを自社IPとしてプロセッサベンダなどにライセンスしています。 ■設計実績:静止画像 圧縮/伸長 (JPEG)・画像センシング (動体検知、色検知)・映像信号処理 (LCD、TV)・T-CON・各種スケーラー・画像輪郭強調・球面補正・画像フィルタ、ノイズリダクション・歪み補正 |
応募条件 | 【必須】 ・画像処理領域でのデジタルLSI回路設計の経験をお持ちの方 【求める人物像】 ・設計エンジニアであることにこだわりたい方 ・仕様設計から携わる仕事がしたい方 ・幅広く技術を磨いていきたい方 ・2~4名のプロジェクトを組むことが多いため、チームプレーを重んじる方 ■各種インターフェース他:MIPI(CSI2, DSI)・eDP・V-by-One ・PCI/PCI Express・LVDS・I2C、SPI・AMBA (AHB、AXI) ・イーサ、ギガビットイーサ I/F・SDホストコントローラ ・モーションコントローラ・メモリコントローラ ・誤り訂正・PCカードコントローラ |
年 収 | 450万円~650万円 |
勤務地 |
■東京都 港区 芝公園1-1-12 芝公園電気ビルディング9F
〔アクセス:都営三田線「御成門駅」徒歩1分〕 |
学 歴 | 大学院卒、大卒、短大卒、専門卒、高専卒、高卒 |
手 当 | 残業手当、通勤手当、家族手当、地域手当、役職手当、資格手当 |
保 険 |
各種社会保険完備 (健康保険、労災保険、厚生年金保険、雇用保険) |
福利厚生 | 介護休職制度、借り上げ社宅制度、社員持株会制度、育児休暇制度、退職金 |
休日・休暇 |
■週休2日制 ■土曜日 ■日曜日 ■祝日 【その他休日・休暇】有給休暇、年末年始休暇、夏季休暇、慶弔休暇、出産・育児休暇 |
就業時間 |
08:30~17:30 |
残業時間 | 月間平均:30時間以下 |
リモートワークの有無 | あり |
社風・環境 |
【シキノハイテックの魅力】
■静止画圧縮処理(JPEG)IPの分野では国内シェアトップクラス ■自社工場もあり、設計・開発から製作まで一貫体制をとっています |
担当キャリアアドバイザーのレポート離職率4%/自社製品のカメラモジュールはJAXAの人工衛星に採用/ATM向け国内80%シェア